«И» «ИЛИ»  
© Публичная Библиотека
 -  - 
Универсальная библиотека, портал создателей электронных книг. Только для некоммерческого использования!
Сапожников Валерий Владимирович

Валерий Владимирович Сапожников 143k

-

(05.12.1940)

  ◄  СМЕНИТЬ  ►  |▼ О СТРАНИЦЕ ▼
▼ ОЦИФРОВЩИКИ ▼|  ◄  СМЕНИТЬ  ►  
Родился 5 декабря 1940 года в г. Ленинграде.
В 1963 году окончил с отличием ЛИИЖТ по специальности «Автоматика, телемеханика и связь».
Инженер кафедры «Автоматика и телемеханика на железных дорогах» ЛИИЖТА (1963-1969), научный сотрудник (1970-1976), доцент (1976-1981), профессор (1981-1989). Декан электротехнического факультета (1980 1989). С 1989 года проректор по научной работе ПГУПС.
Доктор технических наук (1980), профессор (1982), академик Академии транспорта России (1991) и Международной академии наук высшей школы (1993), заслуженный деятель науки РФ (1998), вице-президент Корпуса инженеров путей сообщения, председатель учебно-методической комиссии по специальности «Автоматика, телемеханика и связь на железнодорожном транспорте».
Диссертация на соискание ученой степени доктора технических наук на тему «Исследование и разработка методов надежностного синтеза дискретных систем железнодорожной автоматики и телемеханики». Научных трудов - 396, в том числе 9 монографий, 6 учебников, 93 публикации в журналах, 63 зарубежные публикации, 59 авторских свидетельств и патентов. Подготовил 1 доктор технических наук и 15 к.т.н.
Разработчик первой отечественной полупроводниковой системы станционной автоматики (ст. Резекне, 1968; ст. Обухово, 1969) и первой опытной установки электронной централизации (ст. Новый Петергоф, 1971). Автор работ, в которых заложены основы теории построения безопасных схем (1965-1975) и самопроверяемых дискретных систем (1975-2000). Участник разработки отраслевых нормативных документов «Безопасность железнодорожной автоматики и телемеханики» (1992 1995).
Автор двух первых отечественных монографий по теории синтеза и сертификации микроэлектронных систем железнодорожной автоматики (Методы построения безопасных микроэлектронных систем железнодорожной автоматики. М.: Транспорт, 1995; Сертификация и доказательство безопасности систем железнодорожной автоматики, Москва, Транспорт, 1997). Автор основных учебных планов и учебных программ для железнодорожных вузов по специальности «Автоматика и телемеханика на железнодорожном транспорте».
Награжден орденом «Дружба народов» (1984), медалями «Ветеран труда», «50 лет Победы в Великой Отечественной войне», «60 лет Победы в Великой Отечественной войне», «В память 300-летия Санкт-Петербурга», знаками «Почетному железнодорожнику» (1990), «Почетный работник Октябрьской железной дороги» (2000).
:
...




  • Сапожников В.В... Самопроверяемые дискретные устройства. [Djv- 4.6M] [Pdf- 5.1M] Производственно-практическое издание. Автор: Валерий Владимирович Сапожников, Владимир Владимирович Сапожников. Художник обложки: В.Л. Черников.
    (Санкт-Петербург: Энергоатомиздат: Санкт-Петербургское отделение, 1992)
    Скан: AAW, обработка, формат Djv, Pdf: pohorsky, 2022
    • ОГЛАВЛЕНИЕ:
      Предисловие (3).
      Глава первая. ПРИНЦИПЫ ПОСТРОЕНИЯ САМОПРОВЕРЯЕМЫХ ДИСКРЕТНЫХ УСТРОЙСТВ (5).
      1.1. Способы задания дискретных устройств (5).
      1.2. Свойства самопроверяемых дискретных устройств (14).
      1.3. Принципы построения самопроверяемых схем (19).
      Глава вторая. КОНТРОЛЬНЫЕ СХЕМЫ В САМОПРОВЕРЯЕМЫХ УСТРОЙСТВАХ (24).
      2.1. Свойства и характеристики самопроверяемых тестеров (24).
      2.2. Тестеры для равновесных кодов (31).
      2.3. Синтез тестеров для кодов 2mCm (39).
      2.4. Тестеры для кодов nC1 (43).
      2.4.1. Универсальные методы синтеза 1/n-СПТ (44).
      2.4.2. 1/3-тестеры (54).
      2.5. Универсальные методы синтеза тестеров для кодов «m из n» (58).
      2.6. Синтез быстродействующих m/n-тестеров (80).
      2.7. Блочная реализация тестеров (91).
      2.8. Каталоги m/n-тестеров (95).
      Глава третья. СХЕМЫ КОНТРОЛЯ И ДЕШИФРАЦИИ КОДОВ (104).
      3.1. Самопроверяемые схемы контроля кодов с повторением (104).
      3.2. Контроль кодов с суммированием (107).
      3.3. Тестеры для кодов с проверкой на нечетность (четность) (127).
      3.4. Самопроверяемые дешифраторы кодов (130).
      Глава четвертая. САМОПРОВЕРЯЕМЫЕ ТРИГГЕРНЫЕ УСТРОЙСТВА (137).
      4.1. Свойства парафазных схем (137).
      4.2. Асинхронный Т-триггер (139).
      4.3. Универсальный метод синтеза самопроверяемых триггерных устройств (145).
      4.4. Асинхронный D-триггер (147).
      4.5. Триггеры с двумя входами (149).
      4.6. Триггеры с динамическим управлением (153).
      4.7. Двухступенчатые триггеры (156).
      4.8. Синтез самопроверяемых ДУ на самопроверяемых триггерах (158).
      Глава пятая. САМОПРОВЕРЯЕМЫЕ ТИПОВЫЕ ЦИФРОВЫЕ УСТРОЙСТВА (161).
      5.1. Двоичные счетчики и регистры (161).
      5.2. Распределители (164).
      5.3. Генераторы и схемы синхронизации (168).
      5.4. Контрольная парафазная логика (170).
      5.5. Компараторы и связь с объектами (178).
      5.6. Организация контроля избыточных самопроверяемых систем (186).
      Глава шестая. САМОПРОВЕРЯЕМЫЕ ПРОГРАММНЫЕ РЕАЛИЗАЦИИ ДИСКРЕТНЫХ УСТРОЙСТВ (193).
      6.1. Принципы построения самопроверяемых управляющих программ в микропроцессорных системах (193).
      6.2. Программные реализации самопроверяемых тестеров (197).
      6.3. Модульное построение самопроверяемых программ (206).
      6.4. Интерпретирующая программа вычисления булевых функций (210).
      6.5. Программные реализации дискретных устройств с памятью 216 Список литературы (220).
ИЗ ИЗДАНИЯ: Посвящена вопросам схемотехники самопроверяемых цифровых устройств. Изложены принципы построения самопроверяемых дискретных устройств и их свойства. Рассмотрены основные цифровые схемы, методы синтеза и каталоги тестеров и дешифраторов для кодов с обнаружением ошибок. Описаны система самопроверяемых триггер-ных устройств и синтез самопроверяемых счетчиков, распределителей, регистров и других типовых узлов вычислительных систем. Приведены методы построения самопроверяемых программных реализаций дискретных устройств в микропроцессорных системах
Для инженерно-технических работников, занимающихся разработкой дискретных управляющих устройств и микропроцессорных систем.